경계 스캔이란 무엇입니까?
경계 스캔은 물리적 프로브 대신 경계 스캔 셀을 사용하여 인쇄 회로 기판 (PCB)의 모든 상호 연결을 테스트하는 방법입니다. 전자 회사에서 널리 채택한 표준입니다. 프로토 타입 디버깅 및 제품 디자인도 경계 스캔의 이점을 활용할 수 있습니다.
1980 년대 초반 PCB 제조업체는 부품을 테스트하기 위해 인서 킷 테스터와 물리적 손톱 고정구에 의존했습니다. 점점 더 소형화 된 구성 요소, 더 높은 밀도의 장치, 다층 보드 및 표면 실장 패키징의 출현으로 PCB의 모든 인터커넥트에 물리적으로 액세스하는 것이 점점 어려워졌습니다. 회로 내 테스트는 개방 및 단락, 손상 또는 누락 된 구성 요소와 같은 제조 결함을 검사하는 데 필수적입니다. 보드의 모든 구성 요소에 물리적으로 액세스하지 않고도 PCB를 테스트하기 위해 다른 방법론을 개발해야했습니다.
JTAG (Joint Test Action Group)에서 개발 한 솔루션은 장치 자체의 모든 구성 요소에 대한 물리적 액세스를 구축하는 것이 었습니다. 이 엔지니어 그룹은 1980 년대에 경계 스캔 테스트를위한 프로세스를 만들었습니다. 1990 년에는 IEEE 표준으로 표준화되었습니다. 1149.1-1990.
JTAG는 개념 자체를 발명하지는 않았지만 기본 아이디어를 국제 표준으로 변환하는 데 중요한 역할을했습니다. 현재 경계 스캔은 JTAG라고도합니다. IEEE 표준 개정. 1149.1은 1993 년에 도입되었으며이를 1149.1a라고합니다. 이 특정 개정은 특정 개선 및 설명으로 구성되었습니다. 나중에 BSDL (Boundary-Scan Description Language)을 설명하는 추가 기능이 1994 년에 추가되었습니다.
내부 직렬 시프트 레지스터를 경계에 포함하여 물리적 액세스가 장치에 내장되었습니다. 이러한 레지스터를 경계 스캔 레지스터라고하며 가상 손톱으로 생각할 수 있습니다. PCB의 모든 상호 연결을 테스트하는 데 사용할 수 있습니다. 경계 스캔 레지스터는 보드 조립 중 손상 될 가능성이 가장 높은 영역의 시작과 끝에서 찾을 수 있습니다. 이를 상호 연결 영역이라고도합니다.
이러한 경계 스캔 레지스터 또는 셀은 디바이스의 핀에서 데이터를 강제로 캡처 할 수 있습니다. 이 방법으로 얻은 데이터는 예상 결과와 비교하여 보드의 결함을 테스트합니다. 이는 본딩, 작업 기능 및 정렬에 대한 구성 요소를 테스트하는 훨씬 쉬운 방법입니다. 경계 스캔은 처음에 제품 수명주기의 생산 단계에서 사용되었지만 IEEE-1149.1 표준의 설정으로 인해 현재 전체 제품 수명주기에 걸쳐 사용됩니다.
PCB를 테스트하기 위해 경계 스캔을 사용하는 이점은 장비 비용이 낮아 개발 속도가 빨라진다는 것입니다. 짧은 테스트 시간; 더 나은 시험 범위; 더 높은 제품 품질. 전세계 전자 제조업체들은 PCB를 효과적이고 저렴한 테스트를 위해 경계 스캔에 의존합니다.