メモリランクとは
メモリランクは、ダイナミックランダムアクセスメモリ(DRAM)チップに適用される構造の一種です。 プロトコルとして、すべてのランクは64ビット幅のバスと8ビット幅のチップで構成されている必要があり、合計幅は72ビットです。 メモリランクは64ビット幅でなければなりませんが、ランクは異なるサイズのチップで構成できます。 ランクは、シングル、デュアル、クアッド、またはオクタルにすることができますが、ほとんどのコンシューマーコンピューターはシングルとデュアルのみを認識します。 より多くのメモリを保持するより高いランクは、通常、サーバーおよびハイエンドコンピューターで見られます。
メモリランクは、接続されているさまざまなDRAMチップの配列です。 DRAMは、各情報がチップ内の異なるコンデンサに保存されるという点で、通常のランダムアクセスメモリ(RAM)とは異なります。 これにより、DRAMはRAMよりも情報をより良く呼び出すことができます。 メモリランクシステムを作成することにより、DRAMはよりコンパクトで安価でありながら、より多くのメモリを格納できます。
JEDEC Solid State Technology Association(JEDEC)は、以前はJoint Electron Devices Engineering Councilとして知られていましたが、コンピューターアーキテクチャと構築のためのさまざまなプロトコルと標準を決定する独立した評議会です。 組織は、メモリランクを構築する最も効率的な方法は、64ビットバスを使用することであると判断しました。64ビットバスは、チップのサイズを指し、合計幅が72の8ビットエラー訂正コード(ECC)チップと一緒にビット。 これらの基準内にあるために、ランクはこの幅より大きくも小さくもできません。
メモリランク幅は標準ですが、チップのサイズは標準である必要はありません。 たとえば、ある会社は単一の64ビットチップでランクを作成できますが、別の会社は8つの8ビットチップからランクを作成でき、別の会社は16の4ビットチップからランクを作成でき、3つすべてが考慮されます標準メモリランク。 合計がECCを含まない64ビットである限り、標準に適合します。 レイヤーごとに異なるチップを使用することもできます。 1つのDRAMピースには16個の4ビットレイヤーがあり、別のレイヤーには8個の8ビットチップが含まれます。 ほとんどの企業は、より多くのチップを使用することを好みます。これにより、DRAMの処理能力とデータを格納する領域が増えるためです。
2011年現在、ランクには4つのタイプがあります。シングルまたは1つのレイヤー、デュアルまたは2つのレイヤー、クアッドまたは4つのレイヤー、およびオクタルまたは8つのレイヤーです。 レイヤーが多ければ多いほど、より多くのメモリをチップに収めることができます。 一般的に、消費者は自分のコンピューターでシングルレイヤーまたはデュアルレイヤーのメモリーのみを見つけますが、強力なサーバーコンピューターはクアッドおよびオクタルのランクのメモリーチップを使用します。