フェーズロックループとは何ですか?
フェーズロックループ(PLL)は、同じ機器で生成された入力信号に匹敵するように、出力信号の周波数を調整するタイプのバランスシステムです。 このプロセスを達成するには、両方の信号を読み取ることができる検出器と組み合わされた可変周波数発振器として知られているものを使用する必要があります。 一緒に、これらのコンポーネントは、安定したループが作成されるように、信号を読み取って管理する単一の回路として機能します。
位相ロックループを作成するプロセスには、関連する2つの信号の追跡、周波数の識別、および周波数の変調が含まれます。 このタイプのロックループ状態を作成する機能により、多くの電子メディアアプリケーションが可能になります。 たとえば、位相ロックループを確立する機能は、伝送に多くのバックグラウンドノイズや静的ノイズが存在する場合でも、明確な無線信号を確立できるようにします。 ある意味では、ループは、実際の通信が明確になるように、伝送の入力信号と出力信号を変調することを可能にします。
フェーズロックループは、他のタイプの通信状況でも利用されます。 有線および無線の電話通信を含む一般的な電気通信では、この周波数を操作するプロセスにより、発生する可能性のある音声の問題を回避または少なくとも最小限に抑えることができます。 これには、回線でのエコー、カットインおよびカットアウトとして知られる現象、および通信の試みをかき消す突然の金切り声さえ含まれます。 従来のアナログテクノロジーではなく、デジタルテクノロジーを利用する通信の多くでは、受信を強化するために位相ロックループを確立する必要性がこれまで以上に重要になっています。
位相ロックループの使用は、さまざまな種類のコンピューターを含む多くの電子デバイスの機能にとっても重要です。 安定したループを作成することで、回路の過負荷の可能性を最小限に抑えながら、効率のレベルを維持します。 回路が入力信号と出力信号を調整して比較できる限り、デバイスとの間のフローは妥当な安全パラメーター内に留まります。 これにより、効率的な機能が保証されるとともに、デバイスに永久的な損傷を引き起こし、すべてまたは少なくとも一部のコンポーネントの交換が必要になる可能性のある回路への不当なストレスが防止されます。