Co je LVDS Transceiver?
Transceiver diferenciální signalizace s nízkým napětím (LVD) je signalizační vysílač/přijímač, který používá nízké napětí s diferenciální signalizací k dosažení vysokých bitových rychlostí. Transceiver LVDS řídí zkroucené měděné dráty, které jsou nízké a velmi běžné. Diferenciální signalizace je upřednostňována kvůli své vysoké imunitě vůči vnějšímu elektrickému šumu a nárůstům.
Účelem transceiveru LVDS je propojit obvody nebo zařízení prostřednictvím spolehlivého spojení datové komunikace. Bez transceiveru LVDS mohou být alternativní řešení buď nákladnější, nebo složitější používat. Typický transceiver LVDS může zprostředkovat vysokorychlostní sériovou linii nebo dokonce paralelní sběrnici na jiná místa více než 49 stop (15 m) odtud. LVDS je systém používaný podle několika standardů datové komunikace, jako je například telekomunikační průmysl/asociace/elektronický průmysl Alliance-644 (TIA/EIA-644).
Použití transceiveru LVDS je logická volba, když digitální délka pro aplikaci Limi limiTS rychlost dat. Nedifferenciální signalizace je velmi běžná pro datové připojení krátké délky. V tomto schématu se digitální napětí pohybuje od 0 do přibližně +5 voltů přímého proudu (VDC). Nízkorychlostní paralelní datový kabel pro tiskárny může být omezen na délku 39,4 palce (1 m), ale když je datový kabel delší, „elektrická“ kapacita je vyšší a vysoká kapacitance zvyšuje zvýšení signálu a doba pádu, což má za následek omezené rychlosti dat. LVD řeší omezení kapacity pomocí proudově řízených vysílačů, které kompenzují velkou část kapacity v datové linii.
Rozdíl napětí napříč vstupem přijímače diferenciálního režimu, který je menší než 1 V, účtuje většinou pro vysokorychlostní funkci LVDS transceiverů. K obrácení diferenciálu napětí pro každý zvrácení datového bitu bude zapotřebí méně proudu za méně času, pokud je potřebná změna napětí nízká. S méně než 1V Rozdíl ve vstupních vstupech po celou dobu je výrazně zjednodušeno ochranné obvody proti napěťovým nárůstům z externích zdrojů.
Při výběru transceiveru LVDS vývojáři obvodů obvykle upřednostňují integrovaný transceiver LVDS (IC) LVDS, který je navržen tak, aby přijímal signály digitálních signálů, jako jsou logiky tranzistor-tranzistorové logiky (TTL). Jednorázové úrovně jsou jednotlivá polarita, například 0 V a +5 VDC. Pokud musí být sběrnice TTL připojena k více než několika metrům, je k dispozici paralelní až seriál-paralelní (PSP) IC. Například při přenosu a přijímání 8bitové sběrnice se na PSP aplikuje hodinový signál, který je asi osminásobkem rychlosti sběru datového sběrnice. Namísto konektoru s více než 8 kolíky bude sériový konektor LVDS transceiveru potřebovat pouze jeden nebo dva obousměrný pár datových linek, v závislosti na návrhu.