Qu'est-ce qu'un émetteur-récepteur LVDS?

Un émetteur-récepteur de signalisation différentielle à basse tension (LVDS) est un émetteur / récepteur de signalisation qui utilise une faible tension avec une signalisation différentielle pour atteindre des taux de bit élevés. L'émetteur-récepteur LVDS entraîne des fils de cuivre torsadés, qui sont à faible coût et très courants. La signalisation différentielle est préférée en raison de sa forte immunité au bruit électrique externe et aux surtensions.

Le but d'un émetteur-récepteur LVDS est d'interconnecter les circuits ou l'équipement via une liaison de communication de données fiable. Sans un émetteur-récepteur LVDS, les solutions alternatives peuvent être plus coûteuses ou plus compliquées à utiliser. Un émetteur-récepteur LVDS typique peut transmettre une ligne série à grande vitesse ou même un bus parallèle vers d'autres endroits à plus de 49 pieds (15 m). LVDS est un système utilisé par plusieurs normes de communication de données, telles que la Telecommunications Industry Association / Electronic Industries Alliance-644 (TIA / EIA-644).

L'utilisation d'un émetteur-récepteur LVDTs la vitesse des données. La signalisation non différentie est très courante pour la connexion de données de courte longueur. Dans ce schéma, les tensions numériques varient de 0 à environ +5 volts directs (VDC). Un câble de données parallèle à basse vitesse pour les imprimantes peut être limité à 39,4 pouces (1 m) de longueur, mais lorsque le câble de données est plus long, la capacité «électrique» est plus élevée et une capacité élevée augmente l'élévation du signal et les temps de chute entraînant des vitesses de données limitées. LVDS résout la limitation de capacité en utilisant des émetteurs pilotés par le courant qui compensent une grande partie de la capacité de la ligne de données.

La différence de tension à travers l'entrée du récepteur de mode différentiel, qui est inférieure à 1 V, représente principalement la fonctionnalité à grande vitesse des émetteurs-récepteurs LVDS. Moins de courant en moins de temps sera nécessaire pour inverser la différence de tension pour chaque inversion de bits de données si le changement nécessaire de tension est faible. Avec moins de 1V La différence dans les entrées du récepteur tout le temps, les circuits de protection contre les surtensions de tension provenant de sources externes sont grandement simplifiées.

Lors du choix d'un émetteur-récepteur LVDS, les développeurs de circuits préfèrent généralement un émetteur-récepteur LVDS Circuit (IC) intégré, qui est conçu pour accepter des signaux numériques seuls tels que les signaux de logique de transistor-transistor (TTL). Les niveaux mono-end sont une polarité unique, telle que 0 V et +5 VDC. Lorsqu'un bus TTL doit être connecté à plus de quelques mètres, un IC parallèle à sérial à parallèle (PSP) est disponible. Par exemple, lors de la transmission et de la réception d'un bus 8 bits, un signal d'horloge qui représente environ huit fois le taux de blocage de bus de données est appliqué au PSP. Au lieu d'un connecteur avec plus de 8 broches, le connecteur série de l'émetteur-récepteur LVDS aura juste besoin d'une ou deux paires de lignes de données bidirectionnelles, selon la conception.

DANS D'AUTRES LANGUES