Qu'est-ce qu'un émetteur-récepteur LVDS?
Un émetteur-récepteur de signalisation différentielle basse tension (LVDS) est un émetteur / récepteur de signalisation qui utilise une basse tension avec une signalisation différentielle pour atteindre des débits binaires élevés. L'émetteur-récepteur LVDS entraîne des fils de cuivre torsadés, qui sont peu coûteux et très courants. La signalisation différentielle est préférable en raison de sa grande immunité au bruit électrique externe et aux surtensions.
L’émetteur-récepteur LVDS a pour fonction d’interconnecter des circuits ou des équipements via une liaison de communication de données fiable. Sans émetteur-récepteur LVDS, les solutions alternatives peuvent être plus coûteuses ou plus compliquées à utiliser. Un émetteur-récepteur LVDS typique peut acheminer une ligne série à grande vitesse, voire un bus parallèle, vers d’autres lieux distants de plus de 15 mètres. LVDS est un système utilisé par plusieurs normes de communication de données, telles que l'Association des industries de télécommunication / Electronic Industries Alliance-644 (TIA / EIA-644).
L'utilisation d'un émetteur-récepteur LVDS est un choix logique lorsque la longueur de câblage numérique d'une application limite la vitesse des données. La signalisation non différentielle est très courante pour les connexions de données de courte longueur. Dans ce schéma, les tensions numériques vont de 0 à environ +5 volts en courant continu (VDC). Un câble de données parallèle basse vitesse pour imprimantes peut être limité à une longueur de 39,4 pouces (1 m), mais lorsque le câble de données est plus long, la capacité «électrique» est plus élevée et une capacité élevée augmente les temps de montée et de descente du signal, ce qui entraîne vitesses de données limitées. LVDS résout la limitation de capacité en utilisant des émetteurs pilotés par le courant qui compensent une grande partie de la capacité dans la ligne de données.
La différence de tension sur l’entrée du récepteur en mode différentiel, qui est inférieure à 1 V, explique principalement la fonctionnalité haut débit des émetteurs-récepteurs LVDS. Moins de courant en moins de temps sera nécessaire pour inverser le différentiel de tension pour chaque inversion de bit de données si le changement de tension nécessaire est faible. Avec une différence de moins de 1 V dans les entrées du récepteur tout le temps, le circuit de protection contre les surtensions provenant de sources externes est grandement simplifié.
Lorsqu'ils choisissent un émetteur-récepteur LVDS, les développeurs de circuits préfèrent généralement un émetteur-récepteur LVDS à circuit intégré (IC), conçu pour accepter les signaux numériques asymétriques tels que les signaux TTL (Transistor Transistor Logic). Les niveaux asymétriques sont à polarité unique, tels que 0 V et +5 VDC. Lorsqu'un bus TTL doit être connecté à plus de quelques mètres, un circuit intégré parallèle-série-parallèle (PSP) est disponible. Par exemple, lors de la transmission et de la réception d'un bus à 8 bits, un signal d'horloge représentant environ huit fois la cadence du bus de données est appliqué à la PSP. Au lieu d'un connecteur à plus de 8 broches, le connecteur série de l'émetteur-récepteur LVDS n'aura besoin que d'une ou deux paires de lignes de données bidirectionnelles, selon la conception.